تایمینگ رم ها در فرکانس های بالا 2666~3000
هدف ار این آموزش رسیدن تیم ما به 3000+ و داشتن رکورد های بهتر می باشد
برای دوستانی که رم 2400 به بالا دارند hynix و samsung در این تاپیک روش چیدمان تایمینگ رم ها رو بررسی خواهیم کرد
جدول زیر بر اساس معلومات خودم و نتایج حاصل از رم ها به دست آمده و در اختیار دوستان قرار می دهم تا استفاده مفید رو ببرند @};-
نکته: برای سامسونگ هایی که 2133CL 9-11-10-27 2T هستند جدول زیر صدق نمی کند
تقریبا 99% رم های 2666 CL10 سامسونگ هستند و 2666 Cl11 ها hynix جدول زیر برای این محدوده فرکانس در نظر گرفته شده. اگر رم مورد نظر شما 2400mhz یکی از این (samsung-hynix) باشد به همین صورت در همین فرکانس set خواهید کرد منتها با ولتاژ بیشتر برای استیبل شدن و در نظر داشته باشین هر چه فرکانس بیشتر آتقدر هم پرفورمنس بیشتر .....
2666cl 10 - 2666cl 11
(2400mhz same Chip, OC with higher voltage)
AdvanceTimings
--------------- hynix ----------------- |
------------- samsung -------------- |
T Name |
xmp |
2666 (Clock پاینتر) |
2800 |
+3000 |
xmp |
2666 (Clock پاینتر) |
2800 |
3000 |
Profile |
11 |
10 |
11 |
11 |
10 |
9 |
11 |
11 |
tCL |
13 |
12 |
14 |
14 |
12 |
12 |
13 |
13 |
tRCD |
13 |
12 |
13 |
14 |
12 |
12 |
13 |
13 |
tRP |
35 |
25 |
35 |
35 |
31 |
28 |
35 |
35 |
tRAS |
Secondary Timings
xmp |
2666 (Clock پاینتر) |
2800 |
+3000 |
xmp |
2666 (Clock پاینتر) |
2800 |
3000 |
Profile |
48 |
auto |
auto |
auto |
auto |
auto |
auto |
auto |
tRC |
7 |
6 |
7 |
7 |
10 |
7 |
7 |
10 |
tRRD |
10 |
6 |
10 |
10 |
10 |
10 |
11 |
11 |
tWTR |
16 |
10 |
12 |
16 |
20 |
16 |
16 |
20 |
tWR |
auto |
auto |
auto |
auto |
auto |
auto |
auto |
auto |
tWTP |
7 |
7 |
7 |
7 |
9 |
8 |
8 |
8 |
tWL |
214 |
110 |
130 |
174 |
214 |
128 |
174 |
214 |
tREF |
10 |
6 |
10 |
10 |
10 |
10 |
11 |
11 |
tRPT |
27 |
26 |
27 |
30 |
50 |
30 |
50 |
50 |
tFAW |
2 |
1 |
1 |
2 |
2 |
1 |
1 |
2 |
CR |
Tertiary Timings
xmp |
2666 (Clock پاینتر) |
2800 |
+3000 |
xmp |
2666 (Clock پاینتر) |
2800 |
3000 |
Profile |
10374 |
7969 |
10420 |
10420 |
10374 |
7936 |
10360 |
10360 |
tREF in |
91 |
69 |
91 |
91 |
91 |
69 |
91 |
91 |
tREFx79 |
1 |
3 |
3 |
8 |
1 |
5 |
3 |
5 |
tRRDR |
3 |
3 |
3 |
8 |
3 |
5 |
3 |
5 |
tRRDD |
3 |
4 |
3 |
8 |
3 |
4 |
4 |
4 |
tWWDR |
3 |
4 |
3 |
8 |
3 |
4 |
4 |
4 |
tWWDD |
3 |
5 |
5 |
8 |
3 |
6 |
5 |
6 |
tRWDR |
1 |
1 |
1 |
8 |
1 |
3 |
1 |
3 |
tWEDR |
4 |
5 |
5 |
8 |
4 |
6 |
5 |
6 |
tRWSR |
4 |
5 |
5 |
7 |
4 |
5 |
5 |
5 |
tRRSR |
4 |
7 |
7 |
7 |
4 |
5 |
7 |
5 |
tWWSR |
auto |
1 |
1 |
1 |
auto |
2 |
2 |
2 |
D.R.S |
auto |
1 |
1 |
1 |
auto |
2 |
2 |
2 |
D.W.S |
-------------------------------
@};-@};-@};-